近日,黃仁勛在GTC 2025大會(huì)訪談中表示,依靠環(huán)繞柵極(GAA)晶體管的下一代制程技術(shù),將為新一代GPU帶來(lái)20%的性能提升。
如無(wú)意外,黃仁勛所說(shuō)新一代GPU,應(yīng)該是指預(yù)計(jì)在2028年推出的Feynman。
報(bào)道稱,黃仁勛在問(wèn)答中似乎淡化了制程節(jié)點(diǎn)變化的重要性,強(qiáng)調(diào)摩爾定律的放緩,代表著未來(lái)全新的制程技術(shù)在密度、功率和或能效方面的改進(jìn)有限,預(yù)計(jì)只會(huì)帶來(lái)20%左右的改進(jìn)。
黃仁勛還指出,雖然由領(lǐng)先工藝技術(shù)實(shí)現(xiàn)的改進(jìn)受到歡迎,但它們不再具有變革性。
“我們會(huì)接受它,”他說(shuō),但表示其他因素更重要。隨著AI系統(tǒng)的擴(kuò)展,管理大量GPU的效率變得比每GPU的原始性能更重要。
通常來(lái)說(shuō),NVIDIA不會(huì)率先采用臺(tái)積電最新的工藝制程,而會(huì)選擇次新的成熟制程技術(shù)。
比如,NVIDIA目前正在使用臺(tái)積電的4nm制程技術(shù)來(lái)生產(chǎn)針對(duì)消費(fèi)等級(jí)以及數(shù)據(jù)中心的Ada Lovelace、Hopper和Blackwell等構(gòu)架GPU,而臺(tái)積電4nm節(jié)點(diǎn)制程本質(zhì)上是5nm節(jié)點(diǎn)制程的改良版。
而NVIDIA的下一代GPU構(gòu)架RuBin,計(jì)劃是采用臺(tái)積電3nm節(jié)點(diǎn)制程,可能是N3P或者是針對(duì)NVIDIA的訂制化版本。
因此,NVIDIA首款采用GAA制程技術(shù)的產(chǎn)品,則應(yīng)該是在2028年推出的Feynman構(gòu)架上。
當(dāng)然黃仁勛并沒(méi)有提及會(huì)采用哪家的GAA制程技術(shù)。所以,理論上臺(tái)積電N2制程技術(shù),還是三星的類似技術(shù),甚至是Intel 18A都有可能。